某系统为了提高采样速率,采用4片模数(全并行A/D)转换器构成并行交替式数据采集系统,原理框图如图7.20所示.系统信号源为30MHz的方波,时钟信号CLK为10MHz(要求占空比为1:1).并行交替式数据采集系统利用4片ADC轮流对同一个模拟输入信号进行采样,分别存人各路对应的64单元的存储器中,其对应各路AD所需的采样信号波形如图7.21所示,脉冲分配电路可用计数器+译码器构成.试根据系统设计参数要求,完成各部分电路的设计,器件任选.
(1)分频电路;
(2)脉冲分配电路;
(3)地址发生器电路设计;
(4)说明每个地址发生器所使用的时钟信号分别是什么?
(1)Ui2=4mV;
(2)Ui2=-4mV;
(3)Ui2=-6mV;
(4)Ui2=6mV;
时,分别求出上述四种情况的差模信号Uid和共模信号Uic的数值。
直流稳压电源如图P10.15所示.(1)说明电路的整流电路、滤波电路、调整管、基准电压电路、比较放大电路、取样电路等部分各由哪些元件组成.(2)标出集成运放的同相输入端和反相输入端.(3)写出输出电压的表达式.